​启闳半导体科技(江苏)有限公司QiHong Semicon TECHNOLOGY (JIANGSU) CO.,LTD

电子邮箱  
密码      忘记密码?
  注册
可编程逻辑电路设计—版图验证工具
来源:整理综合自《集成电路产业全书》 | 作者:Belle | 发布时间: 2022-08-29 | 447 次浏览 | 分享到:


其中,签名划分方法是根据器件给每种器件赋予相应签名值,根据签名值的不同将器件划分成不同集合;根据线网与器件的连接关系,线网也会被赋予签名值,划分为不同集合。


图5-118(a)为版图提取网表,图5-118(b)为由电路图导出网表,LVS报告版图存在一个开路错误。

3.电气规则检查(ERC)

ERC用于检查版图的电气规则,如开路、短路、路径检查等。ERC基于版图进行建成区,不需要电路图,可以快速检查并直观定位设计中存在的常见问题。通常ERC功能包含于LVS工具中。


4.版图比对检查(LVL)

LVL工具主要应用在两个方面:1)版图改版时设计者需要借助LVL工具查看修改前后的差异;2)制版时版图数据通常被扁平化,LVL工具用于比对版图扁平化前后的差异。


LVL检查涉及的关键技术有层次处理、扫描线算法、数据压缩、并行计算等。另外,由于涉及的规则比较少,可以针对不同类型的版图采用一些特殊的加速技巧。


工艺发展到40nm和更先进的工艺后,因线距变小,层厚度也变小,线与周围的环境以及线间耦合的影响变大,光学效应的影响也凸显出来。传统的版图验证工具所采用的二维检查技术已经不能满足检查需求,需要利用三维和光学分析技术以处理各种效应的影响,开发新的检查功能,例如模式匹配(Pattern Match)、双重/多重曝光(Double/Multi- pattern)、智能哑元填充(Smart Fill)等。