化,从2(k)个存储字中选择1个存储字进行操作。行译码器和列译码器对存储器的速度和功耗有重要影响,因此一般都将其紧密地搭接到存储器阵列,并保证译码器单元的几何尺寸和阵列节距尺寸匹配。
灵敏放大器是存储器读出电路的核心。它本质上是一个模拟电路。通过分辨具有较小摆幅的位线数据,并将其放大成具有较大输出摆幅的信号,灵敏放大器不仅可以弥补存储单元有限的输出驱动能力,减小延时,而且可以减少读出时位线上的信号摆幅,大大减少与充放电相关的功耗。灵敏放大器的拓扑结构在很大程度上取决于存储单元的类型、电压大小及存储器的整体结构。常用的灵敏放大器是差分电压灵敏放大器。

纠错编码(Error Correction Coding, ECC) 广泛应用于存储器及其控制器中,它能发现存储数据的错误并纠正这些错误从而提高存储器的可靠性。存储器ECC原理如图5-73所示。为了支持ECC,存储器在设计时需要增加额外存储阵列以保存监督位数据。有的存储器在设计时已经内嵌必要的ECC编解码电路,因此可以实现自检测修复。例如,具有内嵌ECC的DRAM既有更高的可靠性和成品率,又与标准的DRAM接口兼容。有的存储器只有存储数据位和监督位,ECC编解码由存储器控制器完成。例如,一般闪存中会给ECC监督位预留存储空间,若与支持ECC功能的闪存控制器配合使用,将显著提高其使用寿命。
